当前位置RFID世界网 > 技术文章 > 其它 > 正文

基于FPGA的高速宽带跳频发射机的中频设计

作者:段文博 来源:电子技术应用 2012-03-29 09:04:30

摘要:结合软件无线电思想和架构,利用AlteraEP3C16F484C6作为中频信号处理器,设计了一种基于统一硬件架构的数字化高速宽带跳频发射机,实现跳频速率125kHops/s,跳频带宽320MHz。

关键词:跳频发射机[0篇]  软件无线电[0篇]  MSK[0篇]  数字上变频[0篇]  并串转换[0篇]  FPGA[17篇]  

  跳频通信是在恶劣的电磁环境中保证正常通信的重要手段。提高跳频通信系统的跳频速率和跳频带宽是提高跳频通信系统抗干扰能力的主要手段[1]。

  传统跳频发射机通过模拟本振的跳变或切换实现跳频功能。跳频速率受模拟本振频率切换速率的影响,且外围电路较复杂、灵活性较差。本文根据软件无线电的设计思想,利用FPGA的并行处理能力、高速IO接口和高速DA转换器,将基带调制、数字上变频及跳频控制用数字化的形式在FPGA内部实现,只需改变FPGA内部数控振荡器的输出频率就可以实现高速宽带跳频。避免了模拟本振的高速跳变,提高了跳频速率,简化了系统硬件结构,同时增强了系统的灵活性。

  1 方案设计

  本方案采用EP3C16F484C6作为跳频发射机的中频信号处理器,其处理能力最高可达每秒几十吉次乘累加运算,并且具有840Mb/s的高速LVDS接口。DA转换器采用AD9736,具有14bit精度、1.2GS/s转换速率。该高速宽带跳频发射机具有高度灵活性,其中跳频图案、跳频数、跳时以及发送消息等参数由DSP实时生成,并对FPGA进行配置。系统的跳频实现部分在FPGA内部完成。整体结构如图1所示。

  2 FPGA设计与实现

  2.1存储器设计

  FPGA内部存储器用于与DSP进行数据交互。存储器分为:发送消息存储区,发送频率控制字存储区,跳时寄存器,跳频数寄存器。地址分配如表1所示。

 已有0条评论 我要评论 联系编辑 分享到:网易新浪腾讯人人开心网豆瓣MSN


最新评论(加载最新评论):


上一篇:单卡在线自助圈存系统的设计分析

下一篇:基于CC2500的2.45GHz RFID系统设计


相关文章:


关键字搜索:


新闻中心:跳频发射机[0篇]  软件无线电[0篇]  MSK[0篇]  数字上变频[0篇]  并串转换[0篇]  FPGA[0篇]  

成功应用:跳频发射机[0篇]  软件无线电[0篇]  MSK[0篇]  数字上变频[0篇]  并串转换[0篇]  FPGA[0篇]  

解决方案:跳频发射机[0篇]  软件无线电[0篇]  MSK[0篇]  数字上变频[0篇]  并串转换[0篇]  FPGA[0篇]  


图片文章:

热点专题